Filter
清除
Role
Software
Content Type
Region
连接器 8大连接器技术趋势 1 min Engineering News 虽然连接器可能不是最引人注目的组件,但它们是现代电子设备中不可或缺的英雄,对设备的性能、可靠性和功能起着重要作用。我们正见证着连接器开发中的创新浪潮,这一浪潮由对微型化、高速数据传输和高可靠性的日益增长的需求所驱动。 本文检视了八大连接器趋势,并展示了该领域中一些杰出的产品。紧跟这些趋势的设计师将获得新工具,帮助他们优化前沿设计。 1. 微型化和高密度 随着设备继续变得更加紧凑和功能丰富,对于能够处理更高引脚密度而不影响性能的更小型连接器的需求日益增长。微型化使得设计更加纤薄便携的设备成为可能,而高密度连接器则支持在有限空间内实现更复杂的电路。 示例: Molex的Micro-Lock Plus线对板连接器是满足紧凑型设备设计需求的典范。这些连接器提供了安全的锁定机制、高电流承载能力和低调设计,使它们非常适合用于移动设备、可穿戴设备和其他空间受限环境中。 2. 高速数据传输 随着高速通信协议的日益使用,对于支持更快数据速率同时最小化信号损失的连接器的需求也在增加。这种高速数据连接器常用于计算、网络和多媒体应用。 示例: TE Connectivity的Sliver连接器旨在为高速数据传输提供一个坚固且成本效益高的解决方案。它们的创新设计减少了插入损失和串扰,确保了在数据中心和高性能计算系统等数据密集型环境中的可靠性能。 3. 灵活和可伸缩连接器 柔性连接器和 可伸缩连接器被设计为在弯曲、扭转和伸展时不失去其功能性,这使它们成为医疗保健、可穿戴设备和柔性电子产品中的游戏规则改变者。创新材料的开发和先进的制造技术正在为更加适应性强、用户友好的设备创造新的可能性,这些设备具有增强的性能和功能。更多详情,请查看我们对柔性和可伸缩连接器的深入探讨。 示例: Nano 阅读文章
Pi.MX8_第五章 Pi.MX8 项目 - 板布局第3部分 1 min Altium Designer Projects PCB设计 PCB设计 PCB设计 欢迎来到Pi.MX8开源计算机模块项目的新一期!在这个系列中,我们将深入探讨基于NXP的i.MX8M plus处理器的系统模块的设计和测试。 在 上一次更新中,我们完成了布局准备。这包括创建阻抗配置文件,根据板材制造商的规格添加设计规则,并定义应用特殊设计规则的区域。我们还完成了LPDDR4接口的布线,但暂时没有进行长度调整。 在我们开始对DRAM接口进行长度调整之前,我们将查看Pi.MX8模块上其余接口的布线。板上有很多高速和低速总线,其中一些是占用大量布线空间的宽并行总线。为了给每个接口分配足够的空间,我们将首先为模块上的每个布线层创建一个粗略的平面图。 布线规划 路由计划将帮助我们确定如何在可用的信号层中分配所有高速和低速接口。通过提前设置一个大致指南,我们可以确保在当前工作的层上有足够的路由空间。这也有助于我们最小化层之间的转换,并减少在路由过程中需要重做的工作量。 设置布局规划有几种方法,主要取决于可用的工具。我们只需要一个基本的绘图工具,允许我们在现有图像上进行草图绘制。在这个例子中,我们将使用Inkscape。 在Inkscape中,我们可以添加一个背景图像,显示组件放置和以彩色气线形式展示的未路由接口。注意,这个截图中隐藏了电源网络,因为我们将只关注将在信号层上路由的网络。在原理图中,我们在每个电源网络上放置了一个网络类指令,通过简单地在布局编辑器中启用或隐藏相关的网络类,就可以轻松识别哪些网络在平面层上被路由。 对于实际的布线,我们只需在Inkscape中添加线条来代表我们想要在相应层上布线的接口。我们可以调整这些线条的宽度,以表示接口中将要布线的信号数量。线条的颜色可以从背景图像中选择,以便更容易识别正在表示的接口。 由于层间转换也需要在所有层上分配空间,我们可以在每条线的末端添加一个块来详细说明层间转换。 在Inkscape中使用Altium Designer截图作为背景图像进行布局规划 一旦我们对每个布线层重复上述过程,我们就可以开始实际的布线过程了。 顶层布线 有了布线策略后,让我们开始在顶层布线接口。由于我们已经完成了顶层组件的风扇出线布线,我们可以使用所有剩余空间进行信号布线。剩下的空间不多,但我们所拥有的还是可以通过在不会干扰到内层布线的区域策略性地放置过孔来使得内层信号层的布线更加容易。这是提前规划布局的另一个好处,否则这些区域在这个阶段不会被定义。 顶层对PiMX8模块的布线 在顶层放置走线时,我们还应该考虑到我们需要一些空间来添加如定位点或标签等特征在顶层。激光蚀刻的数据矩阵码也可能需要一个纯铜区域或一个没有走线的区域来提供均匀的对比度,意味着这些区域不能用于布线。 内层信号层布线 大多数连接将放置在我们在层堆栈管理器中定义的两个内部信号层上。让我们开始布线所有高速同步接口。在我们的案例中,这些接口可能包括MIPI-CSI、MIPI-DSI和LVDS接口。这些接口都使用低压差分信号,并且都带有一个专用的时钟线和至少两条数据线。它们需要大量的布线空间,因为每条数据线的长度必须在一定的时间范围内与时钟线匹配。匹配多个差分对的长度可能需要很多空间,因为很可能接口内的一个或多个对会引入必须考虑的显著延迟。通过首先布线这些接口,我们可以确保稍后进行长度调整时有足够的空间。 阅读文章